コンテンツにスキップ

英文维基 | 中文维基 | 日文维基 | 草榴社区

利用者:鈴木陸/sandbox

マイクロアーキテクチャ

[編集]

Lion Coveマイクロアーキテクチャ

[編集]

前世代のRedwood Coveに対する変更点は以下の通りである。

  • クロックの切り替え単位が100MHzから16.67MHzに変更
  • 整数演算とベクトル演算のスケジューラが分離
  • 整数演算の実行ユニット(ALU)が5から6に増加
  • Store AGUが2から3に増加

キャッシュ

  • L0キャッシュ(旧L1キャッシュ)のレイテンシーを5クロックサイクルから4クロックサイクルに削減
  • L1キャッシュ(192KiB/コア・レイテンシー:9クロックサイクル)を追加
  • L2キャッシュの容量が2MiBから2.5MiBまたは3MiBに増加(Lunar Lakeでは2.5MB)
    • ただし、レイテンシーは16クロックサイクルから17クロックサイクルに増加

Skymontマイクロアーキテクチャ

[編集]
Skymont
設計者 インテル
プロセスルール TSMC N3B
命令セット x86-64
前世代プロセッサ Crestmont
L1キャッシュ L1i:64KiB/コア
L1d:32KiB/コア
L2キャッシュ 4MiB/4コア
テンプレートを表示

Skumontマイクロアーキテクチャとはインテルが開発した高効率コア用マイクロアーキテクチャである。 2024年6月4日に詳細が

前世代のRedwood Coveに対する変更点は以下の通りである。

  • Load AGUが2から4、Store AGUが2から3に増加

Intelは前世代のモバイル向けCPU、Meteor LakeのCrestmont LP-Eコアと比較して、シングルスレッドでは整数演算のIPCが38%、浮動小数点演算のIPCが68%改善し、3分の1の電力で同じ性能、同じ電力で1.7倍の性能、ピーク性能は2倍になると主張している。また、前世代のデスクトップ向けCPU、Raptor LakeのRaptor Cove Pコアと比較してIPCが2%高いと主張している。

参考文献

[編集]